集成電路IC后端設(shè)計培訓(數(shù)字IC集成電路IC版圖設(shè)計班) |
培養(yǎng)目標 |
通過培訓使學員專項技能水平達到相當于中級技術(shù)等級;掌握集成電路基本工藝設(shè)計知識、版圖設(shè)計基礎(chǔ)知識,了解半導體基礎(chǔ)理論,能熟練使用EDA軟件軟件進行基本版圖設(shè)計。 |
 |
培養(yǎng)對象 |
1.理工科背景,有志于數(shù)字集成電路設(shè)計工作的學生和轉(zhuǎn)行人員;
2.需要充電,提升技術(shù)水平和熟悉設(shè)計流程的在職人員;
3.集成電路設(shè)計企業(yè)的員工內(nèi)訓。
|
教學優(yōu)勢 |
曙海教育的數(shù)字集成電路設(shè)計課程培養(yǎng)了大批受企業(yè)歡迎的工程師。大批企業(yè)和曙海
建立了良好的合作關(guān)系。曙海教育的數(shù)字集成電路設(shè)計課程在業(yè)內(nèi)有著響亮的知名度。
本課程,秉承12年積累的教學品質(zhì),以IC項目實現(xiàn)為導向,老師將會與您分享數(shù)字芯片設(shè)計的全流程以及Synopsy和Cadence公司EDA工具的綜合使用經(jīng)驗、技巧。
本課程,以實戰(zhàn)貫穿始終,讓您絕對受益匪淺! |
入學要求 |
學員學習本課程應具備下列基礎(chǔ)知識:
◆電路系統(tǒng)的基本概念。 |
班級規(guī)模及環(huán)境--熱線:4008699035 手機:15921673576( 微信同號) |
堅持小班授課,為保證培訓效果,增加互動環(huán)節(jié),每期人數(shù)限3到5人。 |
上課時間和地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
近開課時間(周末班/連續(xù)班/晚班): 后端培訓開班時間:2022年9月8日 |
實驗設(shè)備 |
☆資深工程師授課
☆注重質(zhì)量
☆邊講邊練
☆合格學員免費推薦工作
專注高端培訓17年,曙海提供的課程得到本行業(yè)的廣泛認可,學員的能力
得到大家的認同,受到用人單位的廣泛贊譽。
★實驗設(shè)備請點擊這兒查看★ |
師資團隊 |
【趙老師】
大規(guī)模集成電路設(shè)計專家,10多年超大規(guī)模電路SOC芯片設(shè)計和版圖設(shè)計經(jīng)驗,參與過DSP、GPU、DTV、WIFI、手機芯片、物聯(lián)網(wǎng)芯片等芯片的研發(fā)。精通CMOS工藝流程、版圖設(shè)計和布局布線,精通SOC芯片
設(shè)計和版圖設(shè)計的各種EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有豐富的SOC芯片設(shè)計、驗證、DFT、PD、流片經(jīng)驗。
熟練掌握版圖設(shè)計規(guī)則并進行驗證及修改;熟練掌握Unix/Linux操作系統(tǒng);熟悉CMOS設(shè)計規(guī)則、物理設(shè)計以及芯片的生產(chǎn)流程與封裝。
【王老師】
資深I(lǐng)C工程師,十幾年集成電路IC設(shè)計經(jīng)驗,精通chip的規(guī)劃、數(shù)字layout、analog layout和特殊電路layout。先后主持和參與了近三百顆CHIP的設(shè)計與版圖Layout工作,含MCU芯片、DSP芯片、LED芯片、視頻芯片、GPU芯片、通信芯片、LCD芯片、網(wǎng)絡(luò)芯片、手機芯片等等。
從事過DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多種制程analog&digital的電路IC設(shè)計,
熟練掌握1.8V,3.3V,5V,18V,25V,40V等各種高低壓混合電路的IC設(shè)計。
【張老師】
從事數(shù)字集成電路設(shè)計10余年,精通CMOS工藝流程、版圖設(shè)計和布局布線,精通VERILOG,VHDL語言,
擅長芯片前端、后端設(shè)計和復雜項目實施的規(guī)劃管理,其領(lǐng)導開發(fā)的芯片已成功應用于數(shù)個國際知名芯片廠商之產(chǎn)品中。豐富的芯片開發(fā)經(jīng)驗,對于現(xiàn)今主流工藝下的同步數(shù)字芯片設(shè)計技術(shù)和流程有良好把握。長期專注于內(nèi)存控制器等產(chǎn)品的研發(fā),擁有數(shù)顆規(guī)模超過百萬門的數(shù)字芯片成功流片經(jīng)驗.
★更多師資力量請見曙海師資團隊。 |
 |
新優(yōu)惠 |
◆在讀學生憑學生證,可優(yōu)惠500元。 |
質(zhì)量保障 |
1、培訓過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓班中重聽;
2、課程完成后,授課老師留給學員手機和Email,保障培訓效果,免費提供半年的技術(shù)支持。
3、培訓合格學員可享受免費推薦就業(yè)機會。 |
集成電路IC后端設(shè)計培訓 |
◆ 本課程實戰(zhàn)演練使用Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具聯(lián)合從頭至尾強化練習整個芯片的生成過程,強調(diào)實戰(zhàn),實戰(zhàn),還是實戰(zhàn)!
◆ 免費、無保留贈送,教學過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈送已經(jīng)在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費了老師很多心血才全部安裝好),讓您隨時隨地,打開電腦就能進行芯片的設(shè)計和練習!
◆ 贈送每個工具用到的流片廠工藝庫和技術(shù)文件。
◆ 企業(yè)化項目管理方案。 |
|
|
第一階段
|
計算機操作系統(tǒng)UNIX應用基礎(chǔ);
半導體器件原理及集成電路概論;
集成電路設(shè)計導論及流程;
版圖設(shè)計工具及使用方法;
項目設(shè)計實踐(C)。 |
CMOS集成電路設(shè)計原理;
ASIC設(shè)計導論;
IC布局布線設(shè)計;
可測性設(shè)計;
項目設(shè)計實踐。 |
Synopsys DC(Design Compiler) 綜合
1,綜合的概念
2,綜合庫與工具介紹
3,工作環(huán)境的設(shè)立和關(guān)鍵命令
4,綜合前的準備工作
5,芯片邏輯代碼和流片廠庫的結(jié)合
6,綜合的過程
7,
綜合后網(wǎng)表的導出
8,時序SDC的導出
9,Synopsys DC 為Cadence Encounter工具所做的準備工作。
10,快速綜合TCL腳本使用技巧
Cadence Encounter 布局布線
1.網(wǎng)表和工程庫的結(jié)合
2,環(huán)境變量的設(shè)置和關(guān)鍵命令
3,布局布線前的準備工作
4,Synopsys DC工具和Cadence Encounter工具的銜接和配合
2.Floor plan
3.電源規(guī)劃
4.布局、擺放
5.時鐘樹
6.布線
Cadence Virtuos 芯片焊盤和封裝
1,環(huán)境變量的設(shè)置和關(guān)鍵命令
2,庫的導入
3,快速建立工作環(huán)境的方法
4,焊盤庫和工藝庫的建立
5,Encounter def文件的導入
6,Encounter和Virtuoso的配合
7,芯片文件的導入
8,焊盤和封裝的仿真
9,焊盤、封裝與芯片的管腳規(guī)劃
10,連線技巧
Synopsys PT(PrimeTime) 驗證仿真
1,環(huán)境變量的設(shè)置
2,關(guān)鍵命令
3,仿真驗證過程
4,仿真驗證報告的產(chǎn)生
5,快速驗證技巧
6,TCL腳本的使用技巧
|
|
第二階段 DFT可測試設(shè)計技術(shù) |
基于Synopsys DFT compiler的DFT技術(shù),介紹可測性設(shè)計技術(shù)、組合電路和時序電路的測試方法、基于TCL的DFT設(shè)計實現(xiàn)的基本流程。
1. VLSI test
2. DFT要點
3. DFT設(shè)計流程
4. DFT設(shè)計技巧
5. Fault model
6. ATPG
7. ATPG技巧
8. Fault simulation
9. Fault 要點
10. Fault 技巧
11. Fault 流程
12. Scan
13. 掃描技巧
14. 掃描要點
15. 掃描流程
16. JTAG
17. Logic BIST
18. Test compression
19. Memory test
20. Memory 測試要點
21. Memory測試流程
22. Memory測試技巧
23. scan chain/ BSD/BIST 概念與設(shè)計方法
24.DFT 的測試原理/測試方法( D算法 向量產(chǎn)生與仿真)
25.BSD 基本單元和JTAG測試
|
|
第三階段 |
1.Floor plan
2.電源規(guī)劃
3.布局、擺放
4.時鐘樹
5.布線
6.RC extraction
7.靜態(tài)時序分析(STA)
8.驗證
1)DRC
2)lvs
3)erc
9.項目實戰(zhàn)
10.數(shù)字后端全流程設(shè)計工具
11.相關(guān)工藝庫文件
|
第四階段 芯片后端全工具鏈、全流程實戰(zhàn)演練 |
項目實戰(zhàn):
ARM9芯片后端設(shè)計整個流程項目實戰(zhàn)演練,使用后端的Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具聯(lián)合從頭至尾強化練習整個芯片的生成過程。 |