|
入學(xué)要求 |
具備電子電路、通信原理、半導(dǎo)體物理、微電子等基本知識(shí),對CMOS模擬集成電路設(shè)計(jì)有基本的理解和掌握。 |
招生對象 |
1、微電子、電子工程、通信、計(jì)算機(jī)等相關(guān)專業(yè)背景、一年以上工作經(jīng)驗(yàn)的在職工程師;
2、 微電子、電子、通信、計(jì)算機(jī)等相關(guān)模擬電路設(shè)計(jì)有項(xiàng)目經(jīng)歷的在讀研究生;
3、 一般高校相關(guān)專業(yè)的、需要項(xiàng)目經(jīng)驗(yàn)的任課教師; |
培訓(xùn)目標(biāo) |
掌握模擬集成電路基本原理與實(shí)際范例,能分析和設(shè)計(jì)各類CMOS模擬集成電路,掌握CMOS模擬電路設(shè)計(jì)流程和設(shè)計(jì)方法,可獨(dú)立完成模擬電路前端設(shè)計(jì),具備一定的實(shí)際設(shè)計(jì)經(jīng)驗(yàn),成為中級模擬IC前端設(shè)計(jì)工程師。 |
班級規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576( 微信同號(hào)) |
堅(jiān)持小班授課,為保證培訓(xùn)效果,增加互動(dòng)環(huán)節(jié),每期人數(shù)限3到5人。 |
教學(xué)優(yōu)勢 |
曙海教育的數(shù)字集成電路設(shè)計(jì)課程培養(yǎng)了大批受企業(yè)歡迎的工程師。大批企業(yè)和曙海
建立了良好的合作關(guān)系。曙海教育的數(shù)字集成電路設(shè)計(jì)課程在業(yè)內(nèi)有著響亮的知名度。
本課程,秉承12年積累的教學(xué)品質(zhì),以IC項(xiàng)目實(shí)現(xiàn)為導(dǎo)向,老師將會(huì)與您分享數(shù)字芯片設(shè)計(jì)的全流程以及Synopsy和Cadence公司EDA工具的綜合使用經(jīng)驗(yàn)、技巧。
本課程,以實(shí)戰(zhàn)貫穿始終,讓您絕對受益匪淺! |
上課時(shí)間和地點(diǎn) |
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
近開課時(shí)間(周末班/連續(xù)班/晚班):CMOS模擬集成高級培訓(xùn)班:2025年4月7日.............................. |
實(shí)驗(yàn)設(shè)備 |
☆資深工程師授課
☆注重質(zhì)量
☆邊講邊練
☆合格學(xué)員免費(fèi)推薦工作
專注高端培訓(xùn)17年,曙海提供的課程得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。
★實(shí)驗(yàn)設(shè)備請點(diǎn)擊這兒查看★ |
師資團(tuán)隊(duì) |
【趙老師】
大規(guī)模集成電路設(shè)計(jì)專家,10多年超大規(guī)模電路設(shè)計(jì)和版圖設(shè)計(jì)經(jīng)驗(yàn),精通CMOS工藝流程、
大型CMOS模擬電路和版圖設(shè)計(jì),精通EDA設(shè)計(jì)的各種EDA工具(如:Virtuoso/Calibre/Dracula/Assura/SPICE),精通CMOS模擬集成電路和版圖設(shè)計(jì)規(guī)則并進(jìn)行驗(yàn)證及修改;熟練掌握Unix/Linux操作系統(tǒng);熟悉CMOS設(shè)計(jì)規(guī)則、物理設(shè)計(jì)以及芯片的生產(chǎn)流程與封裝;開發(fā)過多個(gè)RFID物聯(lián)網(wǎng)、射頻大型項(xiàng)目。
【王老師】
資深I(lǐng)C工程師,十幾年集成電路IC設(shè)計(jì)經(jīng)驗(yàn),精通chip的規(guī)劃、數(shù)字layout、analog layout和特殊電路layout。先后主持和參與了近三百顆CHIP的設(shè)計(jì)與版圖Layout工作,含MCU芯片、DSP芯片、LED芯片、視頻芯片、GPU芯片、通信芯片、LCD芯片、網(wǎng)絡(luò)芯片、手機(jī)芯片等等。
從事過DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多種制程analog&digital的電路IC設(shè)計(jì),
熟練掌握1.8V,3.3V,5V,18V,25V,40V等各種高低壓混合電路的IC設(shè)計(jì)。
【張老師】
從事數(shù)字集成電路設(shè)計(jì)10余年,精通CMOS工藝流程、版圖設(shè)計(jì)和布局布線,精通VERILOG,VHDL語言,
擅長芯片前端設(shè)計(jì)和復(fù)雜項(xiàng)目實(shí)施的規(guī)劃管理,其領(lǐng)導(dǎo)開發(fā)的芯片已成功應(yīng)用于數(shù)個(gè)國際知名芯片廠商之產(chǎn)品中。豐富的芯片開發(fā)經(jīng)驗(yàn),對于現(xiàn)今主流工藝下的同步數(shù)字芯片設(shè)計(jì)技術(shù)和流程有良好把握。長期專注于內(nèi)存控制器等產(chǎn)品的研發(fā),擁有數(shù)顆規(guī)模超過百萬門的數(shù)字芯片成功流片經(jīng)驗(yàn).
★更多師資力量請見曙海師資團(tuán)隊(duì)。 |
新優(yōu)惠 |
◆在讀學(xué)生憑學(xué)生證,可優(yōu)惠500元。 |
◆ 本課程實(shí)戰(zhàn)演練使用Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具聯(lián)合從頭至尾強(qiáng)化練習(xí)整個(gè)芯片的生成過程,強(qiáng)調(diào)實(shí)戰(zhàn),實(shí)戰(zhàn),還是實(shí)戰(zhàn)!
◆ 免費(fèi)、無保留贈(zèng)送,教學(xué)過程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈(zèng)送已經(jīng)在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費(fèi)了老師很多心血才全部安裝好),讓您隨時(shí)隨地,打開電腦就能進(jìn)行芯片的設(shè)計(jì)和練習(xí)!
◆ 贈(zèng)送每個(gè)工具用到的流片廠工藝庫和技術(shù)文件。
◆ 企業(yè)化項(xiàng)目管理方案。
|
質(zhì)量保障 |
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽;
2、課程完成后,授課老師留給學(xué)員手機(jī)和Email,保障培訓(xùn)效果,免費(fèi)提供半年的技術(shù)支持。
3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。 |
CMOS模擬IC集成電路設(shè)計(jì)高級培訓(xùn)
|
課程簡介
本課程將介紹模擬前端設(shè)計(jì)當(dāng)中建模、模擬、驗(yàn)證、優(yōu)化,以及模擬電路設(shè)計(jì)中的測試電路技術(shù)和可測性設(shè)計(jì)技術(shù)和新的亞微米CMOS電路設(shè)計(jì)技術(shù),通過多個(gè)專題實(shí)驗(yàn)幫助學(xué)員熟悉模擬設(shè)計(jì)流程,提升學(xué)員分析、設(shè)計(jì)、優(yōu)化、測試電路的能力。本課程涵蓋模擬設(shè)計(jì)領(lǐng)域相關(guān)技術(shù)的核心內(nèi)容,注重基礎(chǔ)知識(shí)和實(shí)用技巧的講解外,還將特別講授近年發(fā)表在JSSC/ISSCC等國際一流雜志上新的設(shè)計(jì)理念。本課程為模擬設(shè)計(jì)高端精華課程,老師將多年實(shí)踐經(jīng)驗(yàn)手把手教授,讓學(xué)員在真實(shí)的項(xiàng)目實(shí)踐環(huán)境中提升技術(shù)水平,熟練使用EDA工具,真正掌握IC設(shè)計(jì)中“漁”的手段。
課程說明
本課程講授CMOS模擬集成電路結(jié)構(gòu)的分析與設(shè)計(jì),詳細(xì)介紹在不同應(yīng)用指標(biāo)要求下的多種模擬電路模塊的設(shè)計(jì),以及設(shè)計(jì)所必須考慮的測試問題,通過課題實(shí)踐范例和專題制作,讓學(xué)員掌握CMOS模擬集成電路的實(shí)際設(shè)計(jì)方法、實(shí)用技巧以及成熟的設(shè)計(jì)經(jīng)驗(yàn)。
前端設(shè)計(jì)實(shí)用技術(shù),內(nèi)容包含CMOS模擬電路工藝與器件模型分析,學(xué)習(xí)Unix/Linux操作系統(tǒng)及命令,前端設(shè)計(jì)常用EDA工具的安裝、調(diào)試及基本使用方法;
模擬設(shè)計(jì)實(shí)踐培訓(xùn),內(nèi)容包含實(shí)踐性地電流鏡電路分析與設(shè)計(jì)、參考源電路設(shè)計(jì),在此基礎(chǔ)上介紹模擬電路的噪聲模型與分析以及開關(guān)電容電路設(shè)計(jì)、放大器電路設(shè)計(jì)、運(yùn)放反饋設(shè)計(jì)、運(yùn)放穩(wěn)定性與頻率補(bǔ)償、運(yùn)算跨導(dǎo)放大器(OTA)、比較器設(shè)計(jì)等技巧。以高性能運(yùn)放和比較器為實(shí)例進(jìn)行分析與指導(dǎo),進(jìn)行AD/DA電路模型分析、ADC和DAC電路結(jié)構(gòu)分析、仿真驗(yàn)證技術(shù)的學(xué)習(xí)。還將以PLL、Sigma-delta ADC/DAC為設(shè)計(jì)實(shí)例,著重講述各模塊電路的劃分與設(shè)計(jì)技巧,通過專題實(shí)踐幫助學(xué)員快速熟悉、掌握模擬電路設(shè)計(jì)的流程;
前端設(shè)計(jì)高級技術(shù)進(jìn)階,內(nèi)容以業(yè)界主流的RFID 電子標(biāo)簽產(chǎn)品為實(shí)例,進(jìn)行模擬電路設(shè)計(jì)、測試電路技術(shù)、可測性設(shè)計(jì)技術(shù),以及亞微米CMOS電路設(shè)計(jì)技術(shù)的教學(xué);
專題講座,介紹IC設(shè)計(jì)產(chǎn)業(yè)現(xiàn)狀和發(fā)展趨勢、IC設(shè)計(jì)工程師的技術(shù)成長之路、面試技巧和團(tuán)隊(duì)精神與IC設(shè)計(jì)專家面對面、并講授實(shí)用技術(shù);
免費(fèi)、無保留贈(zèng)送,教學(xué)過程中使用的Cadence公司的全套工具和安裝方法,還贈(zèng)送已經(jīng)在VMware Linux下安裝好的Cadence公司的全套工具(這套工具非常珍貴,費(fèi)了老師很多心血才全部安裝好),讓您隨時(shí)隨地,打開電腦就能進(jìn)行芯片的設(shè)計(jì)和練習(xí)!
階段 |
培訓(xùn)內(nèi)容 |
第一階段 |
- 1, Cadence Virtuoso EDA tool使用流程
- 2, 虛擬機(jī)的設(shè)置技巧
- 4, Linux和 Windows間數(shù)據(jù)自由共享的方法
- 5, 仿真SPICE庫介紹,.scs庫的關(guān)鍵代碼解析
- 6, 仿真模型分析
- 7, 原理圖設(shè)計(jì)流程和技巧
- 8, 庫,CELL,instance,pin,power,NMOS,PMOS的使用,與SPICE模型的結(jié)合和創(chuàng)建技巧
- 9, Cadence Virtuoso Spectre Spice仿真環(huán)境設(shè)置
- 10, CDS工作區(qū)環(huán)境設(shè)置技巧
- 11,電路靜態(tài)工作點(diǎn)仿真和設(shè)置
- 12,Cadence Virtuoso Spectre Spice Result Browser的使用
- 13,CMOS模擬電路設(shè)計(jì)和工廠工藝的結(jié)合
- 14,CMOS模擬電路設(shè)計(jì)參數(shù)公式計(jì)算并DC仿真案例
|
實(shí)驗(yàn):
- 虛擬機(jī)下的LINUX和Windows數(shù)據(jù)自由共享的設(shè)置實(shí)驗(yàn)
- CDS工作環(huán)境快速設(shè)置實(shí)驗(yàn)
- CMOS反相器設(shè)計(jì)公式計(jì)算實(shí)驗(yàn)
- CMOS反相器設(shè)計(jì)原理圖設(shè)計(jì)整理流程和技巧使用實(shí)驗(yàn)
- CMOS反相器設(shè)計(jì)DC仿真實(shí)驗(yàn)
- 實(shí)驗(yàn)結(jié)果Vth,Vgs,Vds等的獲取。
|
第二階段 |
- CMOS電流鏡,電流源,電壓源設(shè)計(jì)詳解和設(shè)計(jì)技巧
- CMOS比較器設(shè)計(jì)詳解、設(shè)計(jì)技巧和仿真
- CMOS開關(guān)電容電路詳解和設(shè)計(jì)技巧
- CMOS模數(shù)的CELL創(chuàng)建方法、編輯技巧和使用
- CMOS模數(shù)的設(shè)計(jì)、開發(fā)規(guī)范
- CMOS模數(shù)混合仿真的流程和技巧
- CMOS更復(fù)雜實(shí)際設(shè)計(jì)電路設(shè)計(jì)流程(結(jié)合工廠工藝進(jìn)行公式計(jì)算和仿真)
- 根據(jù)給定的電流,輸出電壓等條件結(jié)合工廠工藝進(jìn)行設(shè)計(jì)的技巧。
- DC掃描參數(shù)設(shè)定
- CMOS集成電流交流小信號(hào)增益設(shè)計(jì)仿真流程和技巧
- CMOS集成電路設(shè)計(jì)與瞬態(tài)仿真分析
|
實(shí)驗(yàn):
- CMOS高效電阻負(fù)載的共源放大器設(shè)計(jì)實(shí)驗(yàn)
- CMOS高效電阻負(fù)載的共源放大器結(jié)合工廠工藝和公式進(jìn)行參數(shù),DC仿真,交流小信號(hào)增益仿真
- 交流小信號(hào)增益仿真
- AC仿真實(shí)驗(yàn)
- 瞬態(tài)仿真分析實(shí)驗(yàn)
|
第三階段 |
- Circuit Optimizer使用技巧
- 電路設(shè)計(jì)優(yōu)化器使用流程
- 怎樣用自動(dòng)化的方法,把NMOS/PMOS寬、長,電阻,電容,電壓值等CMOS集成電路中出現(xiàn)的所有參數(shù)都考慮進(jìn)去,并且給定多個(gè)控制目標(biāo)的情況下快速把電路調(diào)到佳狀態(tài)。
- CMOS實(shí)際電路實(shí)際演示怎樣考慮電路中的所有參數(shù)并指定多個(gè)控制目標(biāo)的情況下,快速優(yōu)化CMOS集成電路到佳狀態(tài),并求出NMOS/PMOS寬、長,電阻,電容等等元件的佳值。
- CMOS電路設(shè)計(jì)結(jié)合制造工藝各種極端情況的考慮。
- 多工藝角仿真流程,工多組藝角設(shè)置及技巧。
- 優(yōu)化器仿真流程,變量設(shè)置,目標(biāo)設(shè)置及設(shè)計(jì)技巧。
|
實(shí)驗(yàn):
- CMOS電路設(shè)計(jì)實(shí)驗(yàn)
- CMOS實(shí)際電路多參數(shù)多控制目標(biāo)電路優(yōu)化及元件參數(shù)計(jì)算實(shí)驗(yàn)
- 多工藝角仿真實(shí)驗(yàn)
- Circuit Optimizer設(shè)計(jì)仿真實(shí)驗(yàn)
|
第四階段 |
- 根據(jù)設(shè)計(jì)要求的增益和擺幅,電壓,電流等要求,完整設(shè)計(jì)一個(gè)CMOS集成電路,案例
1)高效共源放大器增益和擺幅,電壓,電流等設(shè)計(jì)要求分析
2)結(jié)合工藝進(jìn)行參數(shù)公式計(jì)算
3)增益和相位裕度SPICE仿真流程和技巧
4)溫度SPICE仿真
5)輸出電壓擺幅仿真
6)AC仿真
7)噪聲仿真
6)AC仿真
7)Cadence Virtuoso Spectre Spice 噪聲仿真
2,噪聲仿真流程和技巧
1)輸入噪聲和輸出噪聲的設(shè)置
2)仿真參數(shù)的選擇
3) 注意事項(xiàng)
3, Parametric Analysis仿真
1) 多變量同時(shí)掃描
2) 多參數(shù)選擇
3) Cadence Virtuoso Spectre Spice Temp
4, 溫度仿真流程和技巧
1) 溫度范圍的設(shè)置
2) 注意事項(xiàng)
5, 復(fù)雜放大器設(shè)計(jì)詳解和設(shè)計(jì)技巧 |
實(shí)驗(yàn):
- 根據(jù)設(shè)計(jì)要求的增益和擺幅,電壓,電流等要求,完整設(shè)計(jì)一個(gè)CMOS集成電路實(shí)驗(yàn)
- Cadence Virtuoso Spectre Spice增益和相位裕度仿真實(shí)驗(yàn)
- Cadence Virtuoso Spectre Spice溫度仿真實(shí)驗(yàn)
- Parametric Analysis仿真實(shí)驗(yàn)
- Cadence Virtuoso Spectre Spice噪聲仿真實(shí)驗(yàn)
|
第五階段 |
1,根據(jù)設(shè)計(jì)要求的增益和擺幅,電壓,電流等要求,完整設(shè)計(jì)一個(gè)CMOS集成電路,案例
1)高效差分器增益和擺幅,電壓,電流等設(shè)計(jì)要求分析
2)結(jié)合工藝進(jìn)行參數(shù)公式計(jì)算
3)增益和相位裕度仿真流程和技巧
4)溫度仿真
5)輸出電壓擺幅仿真
6)AC仿真
7)噪聲仿真
2,數(shù)模混合設(shè)計(jì)深入講解
3,數(shù)模混合設(shè)計(jì)的注意技巧
4,CMOS運(yùn)算跨導(dǎo)放大器設(shè)計(jì)詳解和設(shè)計(jì)技巧
|
實(shí)驗(yàn):
- 根據(jù)設(shè)計(jì)要求的增益和擺幅,電壓,電流等要求,完整設(shè)計(jì)一個(gè)CMOS集成電路強(qiáng)化實(shí)驗(yàn)
- 增益和相位裕度仿真實(shí)驗(yàn)
- 數(shù)模混合設(shè)計(jì)實(shí)驗(yàn)
- 數(shù)模混合仿真實(shí)驗(yàn)
|
第六階段 |
- DAC專題,設(shè)計(jì)詳解和仿真
- PLL專題,設(shè)計(jì)詳解和仿真
- 開關(guān)電容電路詳解和設(shè)計(jì)技巧
- CMOS運(yùn)放反饋設(shè)計(jì)詳解和設(shè)計(jì)技巧
- 運(yùn)放穩(wěn)定性與頻率補(bǔ)償
- CMOS運(yùn)算跨導(dǎo)放大器(OTA)深入講解
- CMOS比較器設(shè)計(jì)詳解、設(shè)計(jì)技巧和仿真
- CMOS電流鏡電路分析與設(shè)計(jì)詳解、設(shè)計(jì)技巧
- 噪聲模型與分析詳解、設(shè)計(jì)技巧
- 電源芯片設(shè)計(jì)案例詳解、設(shè)計(jì)技巧
- RFID物聯(lián)網(wǎng)射頻電子標(biāo)簽設(shè)計(jì)詳解、設(shè)計(jì)技巧和仿真
- 總結(jié)
|
實(shí)驗(yàn):
- DAC設(shè)計(jì)和仿真實(shí)驗(yàn)
- PLL設(shè)計(jì)和仿真實(shí)驗(yàn)
- 回顧
|
|